نکات مهم انتقال یک طرح ASIC به FPGA
رایجترین دلیل مشترکی که یک طرح ASIC به FPGA منتقل می شود، نمونه سازی از طرح ASIC بر روی پلتفرم مبتنی بر FPGA در روند توسعه اش می باشد. این بخش بیشتر برای مهندسین سیستم و معماری که راهحلهای شبیه سازیهای مختلف تجاری و پیادهسازیهای سفارشی دیگر را ارزیابی می کنند، همچنین برای طراحان مدار که وظیفه دارند طرح ASIC را به پلتفرم نمونه ساز مبتنی بر FPGA منتقل کنند و مهندسین ارزیابی که نیاز به بروز رسانی testbenche های موجود با محیط جدید دارند، مفید است.
لازم است در پیاده سازی یک نمونه مبتنی بر FPGAی یک طرح ASIC بر انواع چالشهای توسعه غلبه شود. چالشهایی چون ایجاد تقسیم بندی بهینه طرح اصلی، تحقق اهداف مربوط به سرعت و ظرفیت، انتقال RTL بدون به خطر افتادن کارایی و اطمینان از این که طرح منتقل شده معادل عملکرد طرح اصلی است.
روشهای موجود که طراحی برای نمونه سازی نامیده می شود، ASIC را به FPGA منتقل می کند و قابلیت استفاده در هر طرحی را دارد. روند کلی و کارهای مربوط به این انتقال عبارت اند از: تخمین سرعت و ظرفیت، انتخاب پلتفرم شبیه ساز یا نمونه ساز، تقسیم بندی طرح، اصلاحات RTL، سنتز و پیاده سازی فیزیکی و سرانجام ارزیابی طرح منتقل شده.
نوع متن: PDF
تعداد صفحه : 50